Фон

Virtex-4

FPGA Virtex-4 – это семейство ПЛИС четвертого поколения компании Xilinx разработанное на архитектуре ASMBL (Advanced Silicon Modular Block), включающее в себя на данный момент 16 кристаллов разделенных на три семейства предназначенных для реализации различных приложений.

Технические характеристики:

Три подсемейства:

  • Virtex -4 LX предназначено для реализации высокопроизводительной логики;
  • Virtex-4 SX – для реализации высокопроизводительных систем цифровой обработки сигналов;
  • Virtex-4 FX – предназначено для реализации встраиваемых приложений.

Новая технология синхронизации Xesium:

  • Цифровой блок управления синхронизацией (DCM);
  • Дополнительный блок ФАПЧ (PMCD).

Встроенный аппаратный блок ЦОС XtremeDSP:

  • Умножитель 18х18, умножитель- сумматор, дополнение до двух;
  • Встроенный 48-битовый аккумулятор и сумматор-вычитатель.

Ресурсы памяти:

  • Распределенная RAM (до 1.3Мб);
  • Блоки RAM по 18кбит;
  • До 10.6 Мб встроенной памяти;
  • Поддержка высокоскоростных интерфейсов внешней памяти DDR, DDR2, SDRAM, QDR-II и RLDRAM-II.

Технология Silicon I/O:

  • Большое число (от 240 до 960) пользовательских контактов ввода/вывода;
  • Стандарты ввода/вывода от 1.5В до 3.3В;
  • Технология синхронизации источника сигнала ChipSync;
  • Схема управления согласованием;
  • Напряжение питания ядра 1.2В;
  • Технологический процесс - 90 нм.

КМОП Flip-Chip BGA-корпуса:

    • Последовательные приемопередатчики Rocket I/O (подсемейство FX) от 622Мб/с до 6.5Гб/с;
    • Ядро RISC процессора IBM PowerPC (подсемейство FX);
    • Интегрированный контроллер 10/100/1000 Ethernet MAC (подсемейство FX).

 

Таблица "Плис семейства Virtex-4" скачать.