Фон

Новое поколении микросхем программируемой логики, выполненные по технологии 20 нм - UltraScale

10.12.2013

Ключевые особенности нового семейства:

  • Новый техпроцесс – 20 нм
  • Удвоение логической емкости по сравнению с 7 семейством. Теперь емкость Virtex UltraScale превышает 4 миллиона логических ячеек!

Такое колоссальное увеличение емкости не могло произойти без прогрессивных изменений внутренней архитектуры кристалла. Тем самым, была полностью пересмотрена система внутреннего тактирования и разводки, позволяющая приблизить новое семейство по классу к заказным микросхемам ASIC.

Увеличена производительность высокоскоростных вводов-выводов до 32.75 Gb/s (GTY) в старших устройствах. Добавление механизмов непрерывного автоматического адаптивного выравнивания сигнала позволяет компенсировать изменения температуры и напряжения, тем самым компенсировать потери сигнала и осуществить подстройку в автоматическом режиме. В качестве дополнения, пользователю доступен контроль входного сигнала в виде двухмерной глаз-диаграммы, по которой можно вести оценку текущих параметров сигнала, приходящего на вход высокоскоростного приемника.

Во всех трансиверах нового семейства реализована поддержка новейших стандартов PCI-E Gen3 (аппаратно) и Gen 4  (программно).

Также, имеется аппаратная реализация блока 100G Ethernet, который можно сконфигурировать как 10 х10G или 4x25G; Аппаратная реализация Interlaken IP, для высокоскоростного соединения между кристаллами, допускает конфигурации 12x12.5G или 6x25G.

Более подробная информация доступна на сайте производителя Xilinx.